·
搜索结果:找到“通信系统中卷积码编解码器的FPGA实现”相关结果6705条
排序: 按相关 按相关 按时间降序
  • 【期刊】 通信系统中卷积码编解码器的VHDL实现

    刊名:通信技术 作者:韩学超 ; 韩新春 关键词:卷积码 ; 编解码器 ; VHDL 机构:江苏工业学院信息科学与工程学院 ; 江苏工业学院信息科学与工程学院 年份:2009
    摘要:卷积码作为通信系统中重要的编码方式,以其良好的编码性能,合理的译码方法,被广泛应用。在阐述卷积码编解码器基本工作原理的基础上,给出了(3,1,2)卷积编码器和(2,1,1)卷积解码器的VHDL设计,在Quartus Ⅱ环境下进行了波形仿真,并下载到EPF10K10LC84-3上进行了验证,其结果表明了该编解码器的正确性和合理性。
  • 【期刊】 通信系统中卷积码编码器的VHDL实现

    刊名:实验科学与技术 作者:蒋青 ; 吕翊 关键词:差错控制 ; 卷积码编码器 ; VHDL 机构:重庆邮电学院 ; 重庆邮电学院 ; 重庆邮电学院 年份:2004
    摘要:在通信领域,差错控制技术能有效地改善通信系统的传输性能。在介绍卷积码的基本原理基础上,利用VHDL(超高速集成电路硬件描述语言)实现了(2,1,N)卷积编码器的硬件设计。结果表明,该方法具有设计简单、快速、高效和实时性好等特点。
  • 【期刊】 TD-LTE系统中咬尾卷积码码器的FPGA实现

    刊名:电子测试 作者:林丹 ; 李小文 关键词:LTE系统 ; 咬尾卷积码 ; Viterbi译码 ; FPGA实现 机构:重庆邮电大学计算机学院 ; 重庆邮电大学计算机学院 ; 重庆邮电大学通信学院 年份:2010
    摘要:在LTE中,为了获得正确无误的数据传输,要采用差错控制编码技术。LTE中是采用Viterbi和Turbo加速器来实现前向纠错。咬尾卷积码保证格形起始和终止于某个相同的状态,它具有不要求传输任何额外比特的优点。本文提出一种在FPGA中实现的咬尾卷积码的Viterbi译码算法,并在Xilinx的XC3S500E芯片上实现了该算法,最后对该算法性能进行了分析。
  • 【期刊】 CDMA 2000系统中前向链路卷积编码器的FPGA实现

    刊名:现代电子技术 作者:张高记 ; 罗朝霞 关键词:FPGA ; VHDL ; CDMA2000 ; 卷积编码器 ; 前向差错控制 机构:西安邮电学院 ; 西安邮电学院 年份:2011
    摘要:为了缩短卷积编码器设计周期,使硬件设计更具灵活性,在介绍卷积编码器原理的基础上,论述了一种基于可编程逻辑器件,采用模块化设计方法,利用VHDL硬件描述语言实现CDMA 2000系统前向链路卷积编码器的方法,给出了在QuartusⅡ软件下的仿真结果,并在FPGA器件上验证实现。仿真和实验都证明了这种方法的可行性和正确性。
  • 【期刊】 W-CDMA系统卷积码的编解码设计及FPGA实现

    刊名:中国电力教育 作者:胡红 ; 唐良瑞 ; 梁光胜 关键词:FPGA ; W-CDMA ; 卷积码 机构:华北电力大学电气与电子工程学院 ; 华北电力大学电气与电子工程学院 ; 华北电力大学电气与电子工程学院 ; 华北电力大学电气与电子工程学院 年份:2006
    摘要:本文研究卷积码在W-CDMA系统中的应用,分析(2,1,6)卷积码编码解码器的原理,实现了基于FPGA(Field Programmable Gate Array)的(2,1,6)卷积码的编码和Viterbi算法解码,并给出仿真波形验证其正确性。
  • 【期刊】 电力线通信系统中卷积码和Viterbi译码的FPGA设计实现

    刊名:电子元器件应用 作者:杨沛 关键词:FPGA ; 卷积码 ; Viterbi译码 ; 寄存器交换 机构:西安电子科技大学电子工程学院 ; 西安电子科技大学电子工程学院 年份:2009
    摘要:阐述了电力线通信系统中卷积码及其Viterbi译码的信编码方法,给出了(2,1,6)卷积码编码的设计以及采用VerilogHDL硬件描述语言完成卷积码编码的FPGA实现方法。
  • 【期刊】 MIMO通信系统中球形解码器的CUDA实现研究

    刊名:数字技术与应用 作者:陈慕羿 ; 崔永坚 关键词:MIMO系统 ; 软输出球形解码器 ; 固定复杂度球形解码器 ; CUDA ; GPU 机构:沈阳理工大学信息科学与工程学院 ; 沈阳理工大学信息科学与工程学院 ; 沈阳医学院 年份:2011
    摘要:为充分利用GPU的并行处理能力,以加速MIMO无线通信系统的仿真,分别设计了固定复杂度球形解码器和软输出球形解码器。结果表明,固定复杂度球形解码速度可比CPU实现提高近10倍,而软输出球形解码器解码时间比CPU解码平均可减少40%。
  • 【期刊】 一种在一体化TCAS系统中通信编解码的实现方法

    刊名:现代导航 作者:李超 关键词:FPGA ; TCAS ; PPM ; 编码 ; 解码 机构:中国电子科技集团公司第二十研究所 ; 中国电子科技集团公司第二十研究所 年份:2014
    摘要:当前的飞机防撞系统是由TCAS和S模式应答机两个独立的子系统及其附属设备构成,这种结构给飞机的空间造成了极大的浪费,使得设计成本大大增加,同时庞大的体积也限制了TCAS在军事方面的应用。为解决这一问题,本文引入了一体化TCAS系统的概念,并设计了一体化TCAS系统中的通信编解码,给出了实验结果。
  • 【期刊】 扩频通信中伪随机序列编解码器的FPGA实现

    刊名:电子技术应用 作者:廖芳 关键词:FPGA ; 扩频通信 ; 伪随机序列 机构:中央民族大学信息工程学院实验中心 ; 中央民族大学信息工程学院实验中心 年份:2007
    摘要:提出一种基于FPGA技术的伪随机序列编解码器的设计方案,用以模拟扩频通信的过程,可用于现今高校的扩频通信技术教学工作。
  • 【期刊】 电力线通信系统中信编码的FPGA实现

    刊名:电力系统通信 作者:陈春雷 ; 张圣清 ; 于东海 ; 邹采荣 关键词:FPGA ; 实现 ; 卷积码 ; 交织 ; Viterbi译码 机构:东南大学信息处理与应用工程研究中心 ; 东南大学信息处理与应用工程研究中心 ; 东南大学信息处理与应用工程研究中心 ; 东南大学信息处理与应用工程研究中心 ; 东南大学信息处理与应用工程研究中心 年份:2005
    摘要:低压电力线通信是指利用现有的低压电力线网络进行语音及数据业务的一项新技术,而信道编码是不可或缺的重要组成部分。文章详细介绍了电力线通信系统中信编码方案的FPGA实现,包括卷积码编码、交织、解交织, Viterbi译码的实现。并给出了实测的性能,讨论了FPGA具体实现的问题。
  • 【论文】 基于FPGA的OFDM基带系统中卷积码编码器的研究与实现

    作者:钟东波 关键词:软判决 ; 加比选单元 ; 归一化处理 ; 1范数 ; 回溯 机构:江西理工大学 ; 江西理工大学 年份:2011
    摘要:现如今OFDM技术已经成为多个通讯标准的物理层接入技术,并被视为是第四代移动通信系统的关键技术之一,具越来越有广阔的应用前景。IEEE 802.11a是应用OFDM技术作为物理层接入技术的无线局域网标准.。其采用生成函数为G(133.171)8的(2.1.7)卷积码作为其信道编码方案。卷积码编码器和Viterbi译码器作为IEEE802.11a协议下基带处理的重要组成部分,其运行速度和功耗对整个系统的性能有着至关重要的作用。 文章对OFDM技术进行了分析,给出了OFDM基带系统的基本模型,对IEEE820.11a中的差错控制编码进行了讨论,在此基础上完成了多码率卷积码编码器和Viterbi译码器的FPGA实现。 多码率卷积码编码器能满足1/2、2/3、3/4三种码率,且具有很高的编码速度,新设计的Viterbi译码器有以下特点: (1).采用矢量差的“1范数”代替欧氏距离作为软判决译码距离减小了硬件开销、 (2).以一种改进的归一化管理高效的解决了PUM单元的数据溢出问题、 (3).采用一种分块循环回溯算法降低了延时。 文中详述了多码率卷积码编码器和改进的Viterbi译码器的硬件结构及参数的确定,并给出了部分模块的Verilog源代码和综合报告,以及相应的仿真结果分析。实验表明在该译码器以较少的资源实现了较快的速度,完全满足IEEE802.11a的协议标准,可以作为OFDM基带系统的一个子模块,具有较高的实用价值。
  • 【期刊】 宽带跳扩频通信系统中RS码及交织器的仿真及FPGA实现

    刊名:无线电技术(上海) 作者:薛玉磊 ; 白立虎 ; 王亚萍 关键词:FPGA ; 跳扩频通信 ; 级联码 ; RS码 ; 交织器 年份:2012
    摘要:RS码加交织的编码方式,因其同时具有强有力的纠随机错误和突发错误的能力,是很好的纠错编码方案。本文针对宽带跳扩频通信系统中采用级联编码方案时可能选用的RS(255,223)码以及RS(15,11)码进行了Matlab算法仿真比较,在此基础上分别对比特交织以及符号交织条件下的分组交织器、螺旋交织器、、伪随机交织器与RS(255,223)码结合,在不同的突发错误条件下对其纠错能力进行了仿真比较。最后在xilinxFPGA上对RS(255,223)编译码器以及分组交织解交织器进行了电路实现及验证,为航天九院创新基金预研项目宽带跳扩频通信系统的研制提供了纠错编译码解决方案,目前本系统已经完全实现
上一页 1 2 3 4 5 6 7 8 9 10 下一页 跳转